AET主站

" 工业以太网"的相关文章

《电子技术应用》编辑部 聚合所有相关的文章

摘要:无线网络与TSN(Time Sensitive Networking)的融合是目前工业界的关注点之一。传统的基于应用层软件的网关存在CPU利用率高、处理延迟长、性能差等缺点。因此提出了一种WiFi-TSN低时延转换架构,来实现WiFi网络与TSN网络的集成。该架构采用Verilog语言实现,通过硬件来保证通信信道之间可预测的延迟,能够在极短的时间内完成协议转换和协议数据的转发。采用Vivado EDA工具来完成电路的设计,并进行足量的仿真测试来评估电路的端到端延迟性能。

摘要:介绍了一种符合IEC 1158标准物理层现场总线芯片架构及其设计实现。芯片设计有曼彻斯特(Manchester)编解码电路、循环冗余校验(Cyclic Redundancy Check,CRC)电路、载波侦测电路、极性纠正电路等功能电路。内置高级可扩展接口(Advanced eXtensible Interface,AXI)电路作为与外置处理器的数据传输总线。完成了此芯片的全部RTL代码编写工作,进行了全面的时序仿真。并以ZYNQ-7015为硬件平台,进行了芯片功能测试,测试结果表明所设计的芯片达到了设计要求。

摘要:针对目前多种现场总线协议共存的现象,在分析了CAN总线协议、MODBUS总线协议和HART总线协议的基础上,提出了三种总线协议转换的原理,包括总线地址转换原理、总线协议帧转换原理以及总线错误通知转换等,并在此协议转换原理的基础上,提出了现场总线协议转换硬件架构,以提升协议转换的实时性。

摘要:为适应当下工厂设备间,针对设备量以及传输数据量庞大问题,设计了一种新型的HART调制解调芯接口,通过AXI4总线接口代替传统的UART接口,加速HART调制解调芯片与CPU之间的通信速度。相比于URAT传统接口按位传输,AXI4总线接口可并行传输32位8个字节,数据传输速度可达到纳秒级别。通过AXI4总线模块与CPU的互联,实现结构功能配置与数据的交互。HART调制解调芯片高速通信接口设计基于FPGA平台进行原型验证,结果表明,该架构能有效识别HART通信协议,CPU与HART芯片数据交互达到纳秒级别,调制解调正确率高达100%,满足HART通信协议要求。

摘要:随着信息技术的发展,工业以太网覆盖率日益提高,工业网络互联互通成为现代工厂向智能化、数字化转型的基础。首先对我国工业互联网发展政策、工业网络市场现状和工业以太网协议类型进行阐述,分析了目前工业网络互联的障碍。其次探索新技术推动工业以太网实现网络互联的新方法。最后针对我国工业以太网和工业互联网的发展现状,提出建设性意见,助力我国工业以太网的应用和工业互联网的发展。